Основные научные публикации 1. Супрун В.П. О минимизации числа аргументов булевой функции // Вестник БГУ им. В.И.Ленина, серия 1. – 1976. – N 1. – С. 7 – 11. 2. Супрун В.П. О синтезе логических схем линейной сложности // Автоматика и вычислительная техника. – 1976. – N 5. – С. 22 – 25. 3. Новиков С.В., Супрун В.П. О максимально полезном числе входов элементов в логических схемах // Кибернетика. – 1977. – N 2. – С. 47 – 52. 4. Супрун В.П. Реализация фундаментального симметрического многополюсника на элементах И–НЕ // Автоматика и вычислительная техника. – 1977. – N 4. – С. 14 – 15. 5. Новиков С.В., Супрун В.П. Оценка числа входов микромодулей в логических схемах // Elektronische Informationsverarbeitung und Kybernetik. – 1977. – 13, N 7/8. – С. 345 – 349. 6. Супрун В.П. К вопросу о реализации фундаментального симметрического многополюсника // Автоматика и вычислительная техника. – 1979. – N 5. – С. 22 – 23. 7. Новиков С.В., Супрун В.П. Нижняя оценка числа входов микромодулей в минимальных схемах // Elektronische Informationsverarbeitung und Kybernetik. – 1979. – 15, N 5/6. – С. 265 – 270. 8. Супрун В.П. Метод реализации на ПЛМ булевых функций, заданных в интервальной форме // Автоматика и вычислительная техника. – 1982. – N 5. – С. 30 – 36. 9. Супрун В.П. Преобразование булевых функций на основе симметрической разности // Известия АН СССР. Техническая кибернетика. – 1983. – N 5. – С. 199 – 202. 10. Супрун В.П. К вопросу о существовании дизъюнктивно-конъюнктивного разложения булевых функций // Автоматика и вычислительная техника. – 1983. – N 6. – С. 51 – 54. 11. Супрун В.П. Метод преобразования д.н.ф. булевых функций в канонический полином Жегалкина // Автоматика и вычислительная техника. – 1984. – N 2. – С. 78 – 81. 12. Супрун В.П. Реализация симметрических булевых функций на двухвходовых элементах шефферовского типа // Кибернетика. – 1984. – N 5. – С. 122 – 123. 13. Супрун В.П. Полиномиальное разложение симметрических булевых функций // Известия АН СССР. Техническая кибернетика. – 1985. – N 4. – С. 123 – 127. 14. Супрун В.П. Об одном подходе к решению логико-комбинаторных задач над троичными матрицами // Управляющие системы и машины. – 1986. – N 4. – С. 69 – 72. 15. Супрун В.П. Табличный метод полиномиального разложения булевых функций // Кибернетика. – 1987. – N 1. – С. 116 – 117. 16. Супрун В.П. Разложение симметрических булевых функций в канонические поляризованные полиномы // Elektronische Informationsverarbeitung und Kybernetik. – 1987. – 23, N 4/5. – С. 209 – 216. 17. Авгуль Л.Б., Супрун В.П. Декомпозиция булевых функций на основе полиномиального разложения // Известия АН СССР. Техническая кибернетика. – 1989. – N 3. – С. 187 – 191. 18. Супрун В.П., Мачикенас Э.К. Арифметическое разложение симметрических булевых функций. – В кн.: "Вычислительная техника", Вильнюс. – 1989. – С. 148 – 151. 19. Супрун В.П. Об одном методе полиномиального разложения булевых функций // Кибернетика. – 1989. – N 5. – С. 122 – 124. 20. Супрун В.П. Сложность булевых функций в классе канонических поляризованных полиномов // Дискретная математика. – 1993. – Т.5, вып. 2. – С. 111 – 115. 21. Авгуль Л.Б., Супрун В.П. Синтез быстродействующих логических схем методом каскадов // Известия вузов. Приборостроение. – 1993. – N 3. – С. 31 – 36. 22. Suprun V.P. Estimations of Shennon's Function for Polarity Reed-Muller Expressions // Proc. of the IFIP WG 10.5 Workshop on Applications of the Reed-Muller Expansion in Circuit Design (Hamburg, Germany, 16 – 17 September 1993), Tubingen, WSI-93-2, pp. 107 – 114. 23. Suprun V.P. Fixed Polarity Reed-Muller Expressions of Symmetric Booleans Functions // Proc. IFIP WG 10.5 Workshop on Applications of the Reed-Muller Expansion in Circuit Design (Reed-Muller'95) 27 – 29 August 1995, Makuhari, Chiba, Japan, pp. 246 – 249. 24. Suprun V.P., Lichko Yu.V. Synthesis of a Device for Computation Partially Symmetric Boolean Functions // Proc. of the International Conference on Computer-Aided Design of Discrete Devices (CAD DD'95) 15 – 17 November 1995, Minsk, Belarus, vol. 2, pp. 131 – 133. 25. Авгуль Л.Б., Супрун В.П. Синтез схем симметрических булевых функций в базисе линейной и монотонных функций // Известия вузов. Приборостроение. – 1995. – N 11 – 12. – С. 33 – 36. 26. Suprun V.P., Lichko Yu.V. A Method of Polynomial Expansion of Partially Symmetric Boolean Functions // Proc. of the Second International Conference on Computer-Aided Design of Discrete Devices (CAD DD'97) 12 – 14 November 1997, Minsk, Belarus, vol.1, pp. 42 – 45. 27. Супрун В.П., Седун А.М. Синтез устройства для вычисления бисимметрических булевых функций. – В кн.: "Логическое проектирование", ИТК НАН Беларуси, вып.3. – 1998. – С. 69 – 77. 28. Супрун В.П., Седун А.М. Реализация симметрических булевых функций логическими схемами // Известия вузов. Приборостроение. – 1998. – N 9. – С. 32 – 38. 29. Супрун В.П., Седун А.М. Схемная реализация частично симметрических булевых функций. – В кн.: "Логическое проектирование", ИТК НАН Беларуси, вып. 5. – 2000. – С. 29 – 37. 30. Супрун В.П., Седун А.М. Полиномиальное разложение монотонных булевых функций // Материалы 5-й Международной конференции "Автоматизация проектирования дискретных систем", Минск, 16 – 17 ноября 2004 г., т. 1, с. 105 – 110. 31. Городецкий Д.А., Седун А.М., Супрун В.П. Вычислительные устройства унитарных кодов по модулю три с минимальным числом внешних выводов // Материалы 4-й Международной научно-технической конференции "Проблемы проектирования и производства радиоэлектронных средств", Новополоцк, 25 – 26 мая 2006 г., т. 2, с. 34 – 38. 32. Супрун В.П. Синтез логических устройств для вычисления полиномиально-однородных симметрических булевых функций // Материалы 6-й Международной конференции "Автоматизация проектирования дискретных систем", Минск, 14 – 15 ноября 2007 г., т. 2, с. 146 – 153. 33. Супрун В.П., Городецкий Д.А. Вычислительные устройства унитарных кодов по модулю три с управляющими входами // Материалы 5-й Международной научно-технической конференции "Проблемы проектирования и производства радиоэлектронных средств", Новополоцк, 29 – 30 мая 2008 г., т. 3, с. 98 – 102. 34. Городецкий Д.А., Супрун В.П. Сумматоры унитарных кодов по модулю P // Труды Международных научнотехнических конференций «Интеллектуальные системы» (AIS’08) и «Интеллектуальные САПР» (CAD–2008), Дивноморское, 3 – 10 сентября 2008 г. – М.: Физматлит, 2008, т. 2, с. 391 – 395. 35. Супрун В.П., Городецкий Д.А. Метод блочно-структурного синтеза вычислительных устройств модулярной арифметики // Информатика. – 2009. – N 4. – С. 74 – 79. 36. Супрун В.П., Городецкий Д.А. Реализация бисимметрических булевых функций логическими схемами // Известия вузов. Приборостроение. – 2010. – N 5. – С. 17 – 25. 37. Супрун В.П., Городецкий Д.А. Синтез n–операндных сумматоров по модулю три // Автоматика и вычислительная техника. – 2010. – N 3. – С. 72 – 80 (Перевод: Suprun V.P., Gorodetsky D.A. Synthesis of n – operand ModuloThree Adders. – Automatic Control and Computer Sciences. – 2010. – Vol. 44, N 3. – P. 171 – 177). 38. Супрун В.П., Городецкий Д.А. Реализация операций сложения и умножения в унитарных кодах // Автоматика и вычислительная техника. – 2010. – N 5. – С. 59 – 71 (Перевод: Suprun V.P., Gorodetsky D.A. Realization of Addition and Multiplication Operations in Unitary Codes. – Automatic Control and Computer Sciences. – 2010. – Vol. 44, N 5. – P. 292 – 301). 39. Супрун В.П., Городецкий Д.А. Реализация основных арифметических операций модулярной арифметики в унитарных кодах // Материалы 7-й Международной конференции "Автоматизация проектирования дискретных систем", Минск, 16 – 17 ноября 2010 г., с. 182 – 187. 40. Супрун В.П. Одноуровневая схемная реализация основных операций модулярной арифметики в унитарных кодах // Автоматика и вычислительная техника. – 2011. – N 2. – С. 18 – 28 (Перевод: Suprun V.P. Single-Level Schematic Realization of Basic Operations of Modular Arithmetic in Unitary Codes. – Automatic Control and Computer Sciences. – 2011. – Vol. 45, N 2. – P. 70 – 79). 41. Городецкий Д.А., Супрун В.П. Реализация модулярных сумматоров логическими схемами // Труды Международных научно-технических конференций «Интеллектуальные системы» (AIS’11) и «Интеллектуальные САПР» (CAD–2011), Дивноморское, 2 – 9 сентября 2011 г. – М.: Физматлит, 2011, т. 1, с. 167 – 172. 42. Городецкий Д.А., Супрун В.П. Синтез вычислительных устройств с настройкой по модулю три // Электроника ИНФО. Радиолюбитель КВ и УКВ. – 2012. – N 5. – С. 113 – 115. 43. Suprun V.P., Gorodecky D.A. Polynomial Factoring of Elementary Symmetric Boolean Functions // Proceedings of the 10th International Workshop on Boolean Problems, Freiberg, Germany, Sept. 19 – 21, 2012. – Freiberg University of Mining and Technology. – P. 87 – 90. 44. Супрун В.П., Городецкий Д.А. Матричный метод полиномиального разложения симметрических булевых функций // Автоматика и вычислительная техника. – 2013. – N 1. – С. 5 – 12 (Перевод: Suprun V.P., Gorodetsky D.A. Matrix Method of Polynomial Expansion of Symmetric Boolean Functions. – Automatic Control and Computer Sciences. – 2013. – Vol. 47, N 1 – P. 1 – 6). 45. Gorodecky D.A., Suprun V.P. Polynomial Expansion of Symmetric Boolean Functions // Recent Progress in the Boolean Domain, Cambridge Scholars Publishing, UK. – 2014, Section 4.4. – P. 247 – 262. 46. Супрун В.П., Коробко Ф.С. Синтез логических устройств для вычисления самодвойственных симметрических булевых функций // Автоматика и вычислительная техника. – 2014. – N 1. – С. 26 – 35 (Перевод: Suprun V.P., Korobko F.S. Synthesis of Logic Units for Calculating Self – Dual Symmetric Boolean Functions. – Automatic Control and Computer Sciences. – 2014. – Vol. 48, N 1 – P. 17 – 24). 47. Супрун В.П., Коробко Ф.С. Синтез логических устройств для вычисления шефферовских симметрических булевых функций // Электроника ИНФО. – 2014. – N 10. – С. 34 – 38.