Список вопросов по “МПС” 1. Принципы программного управления. Обобщенная структура ЭВМ с архитектурой фон-Неймана. Сравнение Гарвардской и фон-Неймановской архитектур ЭВМ. 2. Основные особенности организации обмена данными при использовании шинных структур. 3. Классификация микропроцессорных наборов, их особенности и сравнение. 4. МП-комплект КР580, состав и назначение БИС. Структура микро-ЭВМ на базе этого комплекта. 5. Процессор КР580ВМ80А (Intel80A), назначение, основные характеристики, функциональная схема . 6. Программная модель микропроцессора КР580ВМ80А. Адресное пространство, структуры данных, форматы команд, регистры. 7. Программная модель микропроцессора КР580ВМ80А. Основные группы команд и способы адресации. Примеры. 8. МП Intel 80A, функциональная схема, назначение внутренних узлов и их взаимодействие при выполнении команд с прямой, непосредственной и косвенной адресацией. Примеры. 10. Особенности выполнения команд IN A,n и OUT n,A 11. Назначение выводов и сигналов МП Int80A, основные режимы работы процессора. 12.Выполнение МП Int80A команд во времени; такты, циклы, байт состояния. 13.Процессорные циклы Int80A обращения к памяти, временные диаграммы. 14. Процессорные циклы Int80A обращения к портам в/в, временные диаграммы. 15. Аппаратные и программные средства поддержки работы Int80A с подпрограммами. 16. Выполнение МП Int80A команд перехода на подпрограммы. 17. Аппаратные и программные средства поддержки в Int80A обработки внешних сигналов запроса прерывания Int. 18. Временные диаграммы циклов перехода на подпрограммы обслуживания запросов прерывания. 19. Режим “захват шин” в МП Int80A; реакция процессора на сигнал “HOLD” без и при наличии других сигналов прерывания. 20. Организация блока ЦП на базе Int80A и дополнительных БИС комплекта. 21. Байт состояния его назначение и использование для формирования сигналов управления подсистемами микро-ЭВМ. 22. Работа процессора после снятия сигнала Сброс(Reset). Информация, извлекаемая из кода операции при декодировании команд и ее использование. Процессор Z80A. 23. Назначение МП Z80A, основные отличия от Int80A, назначение выводов и сигналов. 24. Программная модель Z80A (форматы данных, АЛУ, флаги, регистры, форматы команд, способы адресации, стек, адресация портов в/в, особенности команд пересылки массивов, основные группы команд). 25. Временные диаграммы циклов работы с памятью МП Z80A. 26. Временные диаграммы циклов работы с портами в/в МП Z80A. 27. Временные диаграммы циклов обработки запросов прерываний и “захвата шин” МП Z80A. 28. Особенности выполнения МП Z80A команды HALT, временные диаграммы. 29. Основные режимы работы Z80A, алгоритм обработки внешних сигналов, прерывающих типовую работу микропроцессора. 30. Система прерываний МП Z80A, основные режимы прерываний, их особенности; средства поддержки вложенных прерываний. 31. Организация блока ЦП на базе Z80A, формирование сигналов управления подсистемами. Процессор Int86. 32. Назначение и основные особенности МП Int 86, упрощенная функциональная схема МП, назначение и взаимодействие внутренних узлов при считывании и выполнении команд. 33. Минимальный режим Int86, назначение выводов и сигналов, временные диаграммы циклов шины при обращении к памяти и портам в/в. 34. Назначение и особенности работы МП Int86 в максимальном режиме, временные диаграммы циклов шины. 35. Система прерываний Int86, виды, режимы и обработка запросов прерываний, циклы обработки запросов. 36. Обработка запросов шины в минимальном и максимальном режимах Int86. 1 Пуск и останов МП Int86, сопряжение быстродействия МП и подсистем. Программная модель Int86. Организация блока ЦП на базе Int86 для однопроцессорных систем. Организация многопроцессорных систем на базе Int86. Общие вопросы по МП системам. 41. Классификация, назначение и типы микропроцессорных наборов, особенности проектирования, достоинства и недостатки типов МП наборов. . 42. Типовая структура однопроцессорной микро-ЭВМ на базе микропроцессоров и МП наборов БИС, структура и особенности шинной организации взаимодействия подсистем 43. Структура подсистемы памяти микро-ЭВМ. Способы увеличения обьема и разрядности памяти. Циклы обращения к ЗУ. Способы дешифрации адресов блоков памяти и регистров ВУ. Расширение адресного пространства микроЭВМ. 44. Организация локальной памяти микро-ЭВМ, сопряжение статических и временных параметров ЗУ и блока ЦП. Особенности подсистем памяти динамического типа. Проектирование интерфейса связи с ВУ. 45. Основные принципы организации взаимодействия микро-ЭВМ и ВУ, их достоинства и недостатки. Задачи, решаемые на этапе проектирования подсистемы ввода/вывода микро-ЭВМ. 46. Структура подсистемы в/в для программно управляемого обмена с ВУ. 47. Структура подсистемы в/в для обмена по прерываниям. 48. Структура подсистемы в/в для организации внепроцессорного обмена с ВУ. 49. Особенности организации параллельного и последовательного обмена с ВУ. Основные типы БИС МП комплектов КР580 и КР1810 для организации интерфейсов связи с ВУ, их назначение и основные функциональные характеристики. Проектирование подсистемы прерываний. 50. Основные задачи и их решение на этапах проектирования системы прерываний. 51. Основные способы идентификации источников запросов. 52. Назначение и способы приоритетной обработки запросов прерываний. 53. Структура подсистемы векторной приоритетной обработки запросов и её функционирование. Проектирование МПС 54. Этапы проектирования микропроцессорных систем. 55. Уровни представления МПС. 56. Обнаружение ошибок , отладка. 37. 38. 39. 40. 2